滤波器

  • CIC插值滤波器的研究
    介绍CIC插值滤波器的设计和仿真。关键词:CIC插值滤波器为了提高滤波器的阻带衰减,使用多级结构的CIC滤波器,同时为了使得滤波器的直流增益为1,可在传输函数式中加入归一化因子1/L,在两个半带滤波器实现4倍插值后,还需16倍的上采样的梳妆滤波器才能最终实现,为了满足设计目标,可得出L=32,N=4的CIC插值滤波器的传递函数。因为是插零,内插器后级联的是积分器,插入L-1个零值对于积分器而言只是一个保持采样的过程,因此插值器可以不用,直接用LFs的频率对

    科学导报·学术 2020年43期2020-10-29

  • 带通滤波器矩形系数的理论分析与仿真∗
    )1 引言带通滤波器在5G通信、雷达、导航定位、电子对抗、卫星通信等系统中发挥着非常重要的作用,具有极其广泛的应用价值[1~5]。理想情况下,工作频率位于滤波器通带内的信号通过滤波器时,插入损耗为零,而通带外频率的信号通过滤波器时则被完全衰减掉。具有这种幅频响应特性的滤波器称为“Brick Wall”响应滤波器。实际滤波器达不到这种理想情况。实际滤波器选择通带内有用信号,抑制带外干扰信号的能力,通常用矩形系数(Shape Factor,SF)来描述。该参数

    舰船电子工程 2019年8期2019-09-03

  • Comparison of decompression tubes with metallic stents for the management of right-sided malignant colonic obstruction
    MCO.CIC滤波器是一种基于零极点相消的FIR滤波器,经常运用于高速抽取系统中。对于CIC滤波器和FIR滤波器,Altera 公司提供抽取率可变且参数可配置的IP核,通过MATLAB中的FDATOOL滤波器设计工具,将滤波器的原型参数设计好,然后根据这些参数进行滤波器的IP核参数配置。本文采用IP核设计的方式可有效缩短开发周期。Table2 Operation findings and short-term outcomesRegarding opera

    World Journal of Gastroenterology 2019年16期2019-05-08

  • 多速率信号处理系统设计与实现
    通常采用CIC滤波器,HB滤波器,多相结构滤波器和FIR滤波器等改变信号速率且避免频域混叠[1-3]。文中对不同级数、不同抽取因子的CIC、HB作性能对比,提出一种抽取滤波器级联组的设计方案,旨在解决在AD采样速率很高,所需基带信号的带宽很窄,且计算量减少时等问题,从而找出最适用的多速率滤波器,最后通过MATLAB仿真实现[4-6]。1 多速率信号处理多速率信号处理技术的基础理论是抽取和内插,如D倍抽取是每隔D-1个采样点抽取一个点即去掉多余数据降低采样率

    电子设计工程 2018年18期2018-10-09

  • FIR滤波器线性相位特性的研究
    要:本文通过对滤波器的线性相位研究,介绍FIR滤波器的线性相位的4种特性,详细分析了FIR滤波器的线性相位的幅度特性,并在MATLAB下对FIR滤波器的4种特性进行模拟仿真实验,得到FIR数字滤波器的相位特性只取决于冲击响应的对称性。关键字:FIR滤波器;线性相位;对称性中图分类号:TP391.41 文献标识号:A 文章编号:2095-2163(2016)01-Abstract: Through the research on the linear pha

    智能计算机与应用 2016年1期2016-03-02

  • 半带脉冲成形滤波器设计及性能分析*
    江半带脉冲成形滤波器设计及性能分析*郄志鹏,翟海涛,付永明,朱 江(国防科技大学 电子科学与工程学院, 湖南 长沙 410073)为了减少调制带宽、抑制带外杂散,通信系统中通常在发射端设置脉冲成形滤波器,而为了获得最大信噪比,在接收端通常使用匹配滤波器。以半带滤波器为基础,利用多级级联方法,设计了一种新型的脉冲成形滤波器,通过最小、最大相位分解方法,使得滤波器便于在实际通信系统中的使用。仿真结果表明,设计的成形滤波器与升余弦滚降滤波器相比,通带起伏小,硬件

    国防科技大学学报 2015年4期2015-11-05

  • 一种新型高速FIR滤波器构造方法
    新型高速FIR滤波器构造方法谢伟(电子信息控制重点实验室,四川 成都 610036)针对传统串行滤波器无法满足工程实时性要求的问题,在分析传统FIR滤波器处理结构的基础上,提出一种基于多滤波器并行处理方式的高速FIR滤波器设计方法,使用多个低速率低阶数滤波器并行工作达到高速率高阶数滤波器的处理效果。仿真试验表明:该方法能够基于FPGA并行处理的架构,实现高速FIR滤波器的有效设计,解决在工程应用中高速率滤波器设计困难的问题。高速处理;FIR滤波器;并行架构

    中国测试 2014年4期2014-01-31