徐小良 何 春 贾宇明 刘辉华
摘要:针对一款雷达芯片电路采用基于扫描路径法的可测性设计,在设计过程中采用时钟复用技术、IP隔离技术,以及针对具体的时钟产生电路采用了其他特殊处理技术;通过采用多种恰当有效的可测性设计策略后,大大提高了该芯片电路可测性设计的故障覆盖率,最终其测试覆盖率可达到97%,完全满足设计指标的要求。
现代电子技术2009年9期
1《工程建设与设计》2024年6期
2《安徽建筑》2024年1期
3《人生与伴侣·共同关注》2024年2期
4《天津教育》2024年3期
5《现代经济信息》2024年5期
6《世界热带农业信息》2024年3期
7《家庭医学》2024年2期
8《学周刊》2024年10期
9《中国中医药现代远程教育》2024年8期
10《国际护理学杂志》2024年6期