半导体创新传喜讯:Achronix推出eFPGA IP产品

2016-04-10 03:53黄海峰
通信世界 2016年27期
关键词:喜讯加速器功耗

本刊记者│黄海峰

半导体创新传喜讯:Achronix推出eFPGA IP产品

本刊记者│黄海峰

数据中心和企业中的计算与通信基础设施,在指数级数据增长速率、不断变化的安全和软件虚拟化要求面前,很难再保持同步。传统的多核CPU和SoC都需要可编程硬件加速器来预处理和卸载数据,从而提升其计算性能。

FPGA是最佳的硬件加速器解决方案,随着算法的不断变化,加速器需要不断用新的功能来实现更新。对于低至中容量应用,独立的FPGA芯片是一种方便且实际的解决方案;然而,对于高容量应用,则需要不同的解决方案。

10月11日,半导体公司Achronix Semiconductor公司宣布推出可集成至客户系统级芯片(SoC)中的Speedcore嵌入式FPGA知识产权(IP)产品,并即刻开始向客户供货。Speedcore嵌入式FPGA是最佳解决方案,其可以提供的显著优势包括:将吞吐量性能提高了10倍,功耗降低了50%,成本降低了90%。

利用Speedcore产品,企业可以针对其应用来定制最佳的芯片面积、功耗和资源配置,可以定义查找表(LUT)、嵌入式存储器以及DSP的数量。此外,企业客户可以定义Speedcore的宽高比、输入输出(IO)端口的连接,还可以在功耗和性能之间进行权衡。

“多年以来,不同的公司都一直在谈论eFPGA产品,但Achronix的Speedcore是首款向客户出货的eFPGA IP产品,它是‘游戏规则’的改变者。”Achronix Semiconductor董事长兼首席执行官Robert Blake表示,“Achronix曾是第一家提供带有嵌入式系统级别IP的高密度FPGA的供应商。我们正在使用相同的、经过验证的技术向客户提供eFPGA产品,这些客户都希望将ASIC设计的各种高效能和eFPGA可编程硬件加速器的灵活性结合在同一款芯片中。”

猜你喜欢
喜讯加速器功耗
喜讯
莫比斯加速器众创办公空间
知识快餐店 科学加速器
基于任务映射的暗硅芯片功耗预算方法
全民小康路上的“加速器”
喜讯
揭开GPU功耗的面纱
数字电路功耗的分析及优化
一种面向星载计算机的功能级功耗估计方法
“喜讯”的城市