译码器

  • 基于SOA全光比较器和译码器的研究
    的一位比较器和译码器,并在译码器的基础上进行扩展组合,形成了两位比较器。[关键词] 光通信;比较器;交叉增益调制;译码器[中图分类号] TN 929.11[文献标志码] A[文章编号] 1005-0310(2023)04-0087-06Research on All-optical Comparator and Decoder Based on SOAXUE Limei1, YANG Luxia1, MA Shuxin1, HAN Bingchen2(1.

    北京联合大学学报 2023年4期2023-07-21

  • Multisim软件在《数字电子技术基础》课程教学中的应用探究
    的应用,通过对译码器、二十四进制计数器和555触摸定时开关电路的设计与仿真,使学生能够掌握电路的工作原理以及如何设计电路参数,激发学生对电路分析与设计的学习兴趣,调动学生学习主动性,培养学生动手能力和创新能力,提升课堂教学效果。关键词:Multisim;数字电子;译码器;计数器中图分类号:TP311        文献标识码:A文章编号:1009-3044(2023)06-0160-02开放科学(资源服务)标识码(OSID)1 引言《数字电子技术基础》是电

    电脑知识与技术 2023年6期2023-04-14

  • 低复杂度LDPC码信息瓶颈量化译码器设计
    效低密度校验码译码器的设计。特别是在高端芯片受制的场合下,可通过算法层面突破限制,研发低实现复杂度、高性能量化译码算法,这是一条值得尝试的途径。低密度校验码量化译码算法的设计涉及两方面[2]:一是对接收信号以及迭代译码过程中所传递消息的量化;二是译码算法中变量/校验节点局部运算的量化实现。消息的量化方案可以分为均匀量化和非均匀量化两种[3]:均匀量化实现简单,但是一般需要较大的量化位宽才能保证译码器的性能;相对而言,优化设计的非均匀量化方案在相同位宽条件下

    西安电子科技大学学报 2022年5期2022-12-01

  • 基于FPGA 的循环汉明码编译码器的设计与实现
    ,一般的梅吉特译码器搜寻错误图样的时间较长,降低了数据吞吐量。基于上述两点,对编译码器电路进行了改进,成功消除了编码延时并有效降低了译码延时。1 编译码原理循环汉明码不仅具有一般分组码的特性,还具有自身的独特性——循环性[8]。循环性指循环汉明码任一码字循环移位后仍为该码中的码字。假设信息位数为k,编码之后的码长为n,监督码元位数为r=n-k。对于r字长的监督码元,组合共有2r种,可以监督的最大码长为2r[9-10]。一个信息码长为n的码字可以表示为如式(

    电子设计工程 2022年19期2022-10-11

  • 高性能超低延迟BCH译码器电路结构设计
    的纠错能力时,译码器无法保证正确的译码输出,处理器可能得到错误指令或数据[9]。另外,由于处理器是根据存储器中的指令运行的,因此,对译码延迟和吞吐率要求较高,否则将影响处理器的执行效率,随着信息位长度的增加,译码过程中需要存储规模较大的元素查找表,将大幅提升处理器的面积成本。针对处理器中的闪存类型存储器,本文提出了一种具有低译码延迟的适用于处理器的BCH译码器结构,用于提高处理器的可靠性,以独立的有限域运算单元代替了译码算法中的查表结构[10],缩减了译码

    哈尔滨工程大学学报 2022年8期2022-09-11

  • 基于GRU序列的攻击趋势预测
    序列;编码器;译码器1 方案背景入侵检测领域对于机器学习的应用在近些年有了飞速提升,如人工神经网络,遗传算法等,都在入侵检测领域颇见成效。但是由于机器学习方法存在很多局限性,使得他无法面对多样化的入侵手段。需要对学习方法有高要求,才能应对入侵特征的自动提取和分析。深度学习在处理复杂数据时,有突出的识别能力,是由于应用了高度非线性结构。同时,深度学习算法也由于并行计算硬件设施的高速发展,有了更强大的硬件能力。借助合理的网络结构,可以对深度神经网络的参数量进行

    科技信息·学术版 2022年5期2022-02-21

  • 基于GRU序列的攻击趋势预测
    序列;编码器;译码器1 方案背景入侵检测领域对于机器学习的应用在近些年有了飞速提升,如人工神经网络,遗传算法等,都在入侵检测领域颇见成效。但是由于机器学习方法存在很多局限性,使得他无法面对多样化的入侵手段。需要对学习方法有高要求,才能应对入侵特征的自动提取和分析。深度学习在处理复杂数据时,有突出的识别能力,是由于应用了高度非线性结构。同时,深度学习算法也由于并行计算硬件设施的高速发展,有了更强大的硬件能力。借助合理的网络结构,可以对深度神经网络的参数量进行

    科技信息 2022年5期2022-02-21

  • 交通信号灯控制电路的设计方案比较
    冲发生器电路,译码器电路和计时器电路。起初1KHz方波脉冲由555定时器产生,再由三块74161N相应门电路共同控制交通信号灯4个状态的循环转换;用6块74LS190N单时钟十进制可逆计数器,6块4511BP七段显示译码器与6块七段数码管实现倒计时的设计,3块显示十位,3块显示个位,通过红,绿,黄灯的亮去控制相应的倒计时模块去进行倒计时。最后,通过仿真表明该设计可行。关键词:交通灯,定时系统,秒脉冲发生器,译码器,计时器一、前言随着我国城市化建设的发展,人

    电子乐园·上旬刊 2021年3期2021-12-24

  • MAP译码器的免归一化处理信息更新算法*
    方式完成,一个译码器处理过的信息被迭代地馈送到另一个译码器,直到达到一定程度的收敛为止。译码器中实现解码有各种各样的方法,其中基于BCJR(Bahl,Cocke,Jelinek and Raviv)算法的最大后验概率(Maximum A Posteriori Probability,MAP)译码算法[4]被广泛采用。MAP算法的目的是使得输出正确码字的概率最大化,包括系统信息和外信息的概率。在进行下一次迭代期间,其他译码器会用到外信息。这种算法采用的是迭代

    电讯技术 2021年10期2021-11-02

  • 流水灯实验设计与仿真
    能力。计数器、译码器是数字电路中使用最多的中规模集成器件,本文以此为核心设计了流水灯控制电路,并在Multisim环境下进行了虚拟仿真,结果直观清晰,电路调试方便[1]。此实验设计方案只是一个用于学习和实践的简化案例,旨在让学生感受学以致用的价值,提高学习兴趣及电路分析和设计能力。随着后续课程的学习,将会有其他更好更简洁的技术方案[2]。1 任务要求及设计方案任务要求:8路彩灯能够自动循环点亮,产生一种流动变化的效果,俗称流水灯控制。设计方案:先设计8进制

    内江科技 2021年9期2021-10-11

  • 面向NAND闪存的高能效LDPC译码器结构设计
    任何迭代周期下译码器的处理速度都能满足实时处理的性能要求,已有的译码器设计方案[4-6]将译码器的时钟频率和工作电压固定为最大迭代周期所需的时钟频率和工作电压。这样做的问题是当译码迭代次数小于最大迭代次数时,译码器的工作频率和电压会大于实际需求,带来额外的功耗开销,不适用于NAND Flash这类对功耗和能效有较高要求的应用场景。针对LDPC译码迭代周期可变的特点,本文设计并实现了一款带有自适应电压频率调节机制(Adaptive Voltage and F

    现代计算机 2021年17期2021-08-07

  • 权重优化的短码长LDPC译码器
    Polar码的译码器上。文献[11]采用卷积神经网络预测有色高斯噪声,从而提高了LDPC在有色高斯噪声下的性能。文献[12-13]采用循环神经网络,在增加了随机置换层之后,提高了HDPC的性能,在较低运算资源下获得了与极大似然译码相近的性能。本文将RNN应用在短码长LDPC译码器上,提高了译码器的性能。首先,简单介绍了LDPC的传统译码方法,包括和-积算法及其Trellis图的表示,并且给出了一个简单的Trellis图的例子。其次是基于RNN的LDPC译码

    无线电工程 2021年7期2021-07-14

  • 针对特定LDPC 码的多子译码器并行组合译码方法
    码,通过多个子译码器构建的并行译码系统比单译码器系统有明显的性能提升[1]。因此,较早即有多子译码器结构概念的Chase算法[2]和其变型的混合译码系统[3-4]。Chase 算法作为广义最小距离译码算法[5]的推广,它通过对软判决接收序列的不同似然门限选取和处理而获得多个待译码的“硬判决接收”序列,因此多个可并行实现的子译码器输出的候选码字为最后的最大后验概率原则提供了最佳码字的输出可能。在并行译码系统中,针对具体分组码的代数结构特性,设计和构造多个具有

    电子科技大学学报 2021年2期2021-04-09

  • 新型串行融合Reed-Solomon码译码器设计
    构的融合RS码译码器架构上述译码算法在高斯白噪声信道(AWGN)中表现出优异的性能。然而实际中的信道更接近于突发错误信道(Bursty),由于脉冲的干扰,时常出现码字连续出错的现象。连续突发错误很容易超出传统译码算法的纠错能力。针对这种特别出错形式,需要采用特殊的译码处理方式来提升译码性能。Wu等提出的擦除(BC)算法成为突发错误译码算法研究的基础[17],文献[18]提出基于该算法的改进无逆擦除(RiBC)算法。这类算法可以同时纠正β个随机错误和长度为f

    西安交通大学学报 2021年3期2021-03-08

  • 基于“项目驱动、讲练结合、互动建构”的《单片机》课程翻转课堂教学模式的探索
    ED;三极管;译码器;缓冲器;P0P1口电子类学生学习《单片机》课程前,已经学习了《模拟电路》、《数字电路》、《C语言》,但是许多同学对如何利用C语言代码控制硬件的问题理解不清,影响进一步的学习和应用。我院19级电工专业的单片机课程教学改革以单片机控制LED为例,从LED发光原理出发,利用三极管、译码器、缓冲器、51单片机的P0P1口等硬件控制,说明如何定义硬件管脚、如何通过C赋值语句控制单片机P0P1口输出,进而控制8路LED明灭;左移语句实现8路LED

    江苏广播电视报·新教育 2021年36期2021-01-21

  • 基于遗传算法改进的LDPC码译码器结构
    潜力;但是BP译码器与最大似然译码器相比,得到的译码结果较差,造成译码准确性低,因此人们一直探索更接近最大似然译码算法的改进译码算法。随着新兴的人工智能时代的来临,深度神经网络(deep neural network,DNN)[5]已经成为最流行和最重要的人工智能技术。最近在信道码的研究领域,已经有不少的工作将深度学习的算法和信道编码联合起来设计信道码的译码算法。文献[5]中提出,利用加权BP(belief propagation)译码器,在高信噪比下,B

    探测与控制学报 2020年3期2020-07-13

  • 基于GPU的并行Turbo乘积码译码器*
    能和降低TPC译码器的译码复杂度[8 - 10]。但是,大多数工作都基于硬件平台,例如专用集成电路(ASIC)[11]。基于图形处理单元(GPU)的TPC译码器的实现很少。可以看出,一组二维乘积码通常以二维矩阵形式出现,并且在译码过程中涉及许多矩阵的加法和乘法运算。由于GPU具有强大的并行处理能力和浮点运算能力,因此通常用于加速大规模矩阵运算。因此,基于GPU译码是提高TPC译码效率的可行方案。与专用硬件译码器相比,在GPU上译码具有更好的灵活性和通用性,

    计算机工程与科学 2020年5期2020-06-02

  • 多种图案小彩灯控制器设计
    亮方式是由两个译码器控制的,并且它们与彩灯的电路连接方式也不同,在解决了两种状态切换的问题后,还需要解决两个译码器与4盏彩灯的电路连接问题。考虑到译码器处于非使能状态时,其输出均为高电平,故可以使用与门来实现该接口问题。将两个译码器应该与D0相连的输出端接上一个2输入与门后再与D0相连,类似地,其它端口也按这种方法连接。当电路工作时,使能的譯码器输出相应的循环序列,而非使能的译码器则输出1111,两个译码器的信号进行与运算后依然是使能译码器的输出序列,从而

    青年生活 2019年5期2019-09-10

  • 存储紧缩性高速QC-LDPC译码器的FPGA实现
    地采用部分并行译码器架构进行译码[3-11]。因此,QC-LDPC码已被作为最近的先进通信和存储系统的前向纠错编码标准,如数字视频广播(DVB-S2)、中国移动多媒体广播(CMMB)、广义无线接入网(WIMAX)、无线局域网(WiFi)及空间通信(CCSDS)等标准。由于准循环结构的LDPC码在硬件实现复杂度和译码吞吐量之间具有好的折衷性,现阶段有许多关于QC-LDPC译码器的研究,其中对存储有效的部分并行架构的研究尤其多(见文献[3-11])。然而,一般

    西北工业大学学报 2019年3期2019-07-03

  • 高速码率兼容DVB-S2的LDPC译码器的FPGA实现
    准中的自适应编译码器芯片不能直接应用于CCSDS,而迫切需要研究千兆比特每秒的高速LDPC编译码器方案,另外地球探测卫星与地面接收站的距离会周期性变化,且其Ka波段的载频受雨衰影响较大,这就需要其具有码率兼容的自适应特性。因此,DVB-S2标准中的高吞吐率码率兼容LDPC编译码器设计技术是地球探测卫星系统升级的关键技术。虽然DVB-S2标准中的LDPC码具有特定的结构,但是由于其校验矩阵右边双对角矩阵的存在会导致译码中间信息的存储器访问冲突。现阶段已经有一

    西北工业大学学报 2019年2期2019-05-15

  • 基于数字电子与EDA技术的译码器教学探讨
    术中的重要器件译码器出发,在QUARTUSⅡ中编辑、仿真了3-8译码器,根据译码器使能端参数设置不同仿真得到不同波形,辐射出《数字电子与FPGA应用》中的常见概念及知识点,如最小项、使能端、优先权、有效电平等,并举例说明。通过这种联想教学及学生设置不同参数直观观察仿真波形,使其对数字电子技术及EDA技术中的相关概念理解更深刻。关键词:译码器;QUARTUSⅡ;使能端;优先权中图分类号:TP311      文献标识码:A      文章编号:1009-30

    电脑知识与技术 2019年3期2019-03-25

  • 基于反向传播神经网络的自适应SCL译码算法*
    2]。不像SC译码器只保留一条译码路径,SCL译码器同时保留L条译码路径,其复杂度相应的也为SC译码器的L倍,为O(NlogN)。当列表大小L很大时,SCL译码器的性能已经超过了Turbo码和LDPC码等码字。然而,较大的列表大小也导致了较高的译码复杂度和译码延时,从而限制了SCL译码在实际中的广泛运用。为了解决这个问题,许多自适应SCL译码方案被提出[3-4]。文献[3]提出了一种上升模式的自适应的SCL译码器,通过不断扩大L值,直至L条路径中有能通过C

    通信技术 2019年2期2019-03-05

  • 数字电子技术课程译码器的教学设计
    摘要:译码器在数字电子电路中应用非常普遍,特别是在总线控制的微机系统中广泛使用,是数字电子技术课程的重要教学环节。作者结合多年的教学与实践经验,从提高学生兴趣,完善教学方法,丰富教学手段入手,对译码器教学环节进行了探索,以期进一步完善教学效果。关键词:译码器;数字电子技术;教学设计译码器属于组合逻辑电路,是对输入的二进制编码信号产生对应的有效输出信号的功能电路。利用它的这一特性,在生產实际中,常用来选择、查找“对象”,或实现码制转换。比如,一座高楼大厦,里

    考试周刊 2018年82期2018-09-17

  • 基于数字电路的汽车尾灯控制器设计
    三进制计数器、译码器、显示驱动电路和尾灯状态显示电路5部分组成,其结构框图如图1所示。图1 汽车尾灯控制器结构框图(2)本控制电路的汽车尾灯显示状态与汽车的运行状态关系如表1所示(0表示开关闭合,1表示开关断开)。表1 汽车尾灯显示状态与汽车运行状态的关系(3)由于汽车在向左、右转弯的时候,与之对应的3个指示灯被循环点亮,汽车的6个指示灯连接到译码器的输出端,通过改变译码器的输出,使译码器顺序输出低电平,以此来使指示灯按要求循环点亮,所以可以运用一个三进制

    数字通信世界 2018年8期2018-09-03

  • 编码器和译码器综合实现数字显示
    要】编码器、译码器作为电路中常用的芯片,结合编码器和译码器互逆的功能,改变了传统编码器和译码器独立实验,同时将七段数码管参与其中,让大家能够很直观地看到编码器和译码器综合设计出的有趣的实验。【关键字】编码器;译码器;七段数码管;综合应用中图分类号: TN764 文献标识码: A 文章编号: 2095-2457(2018)27-0107-001DOI:10.19694/j.cnki.issn2095-2457.2018.27.047在这里介绍的编码器和译码

    科技视界 2018年27期2018-01-16

  • 跟踪导练(一)5
    coder (译码器). Each page of it is numbered, so you only have to dial the number to choose which subject you want to read about. Theres a wide choice—everything is included from cooking to the latest sports news.If you want to read t

    时代英语·高一 2017年5期2017-11-14

  • 一种卫星通用遥控指令译码器设计
    星通用遥控指令译码器设计陶涛 汪路元 于敏芳 杨小瑞 程博文 刘伟伟 窦钠 幺飞(北京空间飞行器总体设计部,北京 100094)针对卫星传统遥控指令译码器已经无法满足通用性、适应性、好用易用及批量生产的要求,提出了一种新型遥控指令译码器设计。与传统遥控指令译码器相比,新型遥控指令译码器能够同时适应脉冲编码调制(PCM)遥控体制和空间数据系统咨询委员会(CCSDS)分包遥控体制的两种标准;并且配置了两种输入接口,既能直接接收地面发送的直接指令帧进行译码输出,

    航天器工程 2017年4期2017-11-06

  • 一种交错并行高速TPC译码器的设计*
    并行高速TPC译码器的设计*熊玉平**(中国船舶工业系统工程研究院,北京 100036)Turbo乘积码(TPC)作为一种高码率编码在带限通信系统中有着广泛的应用,但是大多数TPC译码器存在结构复杂、资源消耗高、处理时延大的问题。为此,提出了一种交错并行流水线处理结构的译码器,并通过译码过程中测试序列的合理排序以及使用相关运算代替最小欧式距离计算等算法优化设计,简化了译码器的实现复杂度,现场可编程门阵列(FPGA)资源消耗相比传统设计降低了35%,提高了译

    电讯技术 2017年7期2017-07-18

  • 高性能LDPC/Turbo码双模译码器的发展综述
    urbo码双模译码器的发展综述王秀敏1,宿 晨1,单 良1,王 怡1,王 玉2(1. 中国计量大学 信息工程学院,浙江 杭州310018; 2. 纽约城市科技大学 计算机工程技术学院,纽约 11201)目前LDPC码和Turbo码广泛应用于3G和4G商用移动通信系统中,并且在无线局域网、光纤通信、水下通信、视频和图象的加密以及网络安全等方面也发挥着重要的作用. 由于全球在不同地区的移动通信设备只支持一种码,这使得移动通信有一定的地域局限性并影响通信质量.

    中国计量大学学报 2017年2期2017-07-05

  • 《简易电梯呼叫系统电路设计与制作》项目教学设计
    键词】编码器;译码器;数码显示;项目教学【中图分类号】TP368 【文献标识码】A 【文章编号】2095-3089(2017)10-0167-02一、项目设计理念坚持项目为载体,任务驱动的教学方法,工学结合的一体化教学模式,设计《数字电子技术》中组合逻辑电路的分析、设计、安装、调试以及仪器仪表使用等知识和技能,完成项目的电路设计、安装与调试。让学生先“会”后“懂”,先感性后理性,真正让学生手动、脑动,获得技能与理论知识的双丰收,培养学生多方面能力,为学生的

    课程教育研究·学法教法研究 2017年10期2017-05-31

  • 数字电路环境下汽车控制电路信号设计
    键词 寄存器 译码器 计数器 模 波形中图分类号:TN79 文献标识码:A1设计要求汽车在夜间行驶过程中,其尾灯变化规律如下:(1)正常行驶时,车后6个尾灯全部点亮;(2)左转弯时,左边3个灯依次从右向左循环闪动,右边3个灯熄灭;(3)右转弯时,右边3个灯依次从左向右循环闪动,左边3个灯熄灭;(4)当车辆停车时,6个灯一明一暗同时闪动。2分析此电路的设计需要用到译码器74138,计数器74192,移位寄存器74194。用L、R代表输入逻辑变量,L、R的状态

    科教导刊·电子版 2016年36期2017-04-22

  • 数字电路综合实验电路板的设计和制作
    有涉及编码器、译码器、比较器、数码管等相关知识的运用。它们是数字电路技术的基本元器件,为了促进相关知识更好的理解并运用于课堂实践中去,设计了数字电路综合实验电路板的按键显示模块。它帮助老师更好的讲解和展示编码器、译码器和比较器的使用原理和意义;同时,也促进同学们高效的吸取知识。【关键词】编码器 译码器 比较器 数码管显示随着国家的进步现代技术的提高,我们也开始重视数字电路技术基础器件的认识和实践,《数字电子技术基础教程》中有涉及编码器、译码器、比较器、数码

    电子技术与软件工程 2016年5期2016-10-21

  • 基于LDPC/Turbo双模译码器的自适应迭代译码算法研究
    Turbo双模译码器的自适应迭代译码算法研究王秀敏, 洪芳菲, 殷海兵, 李正权, 肖丙刚(中国计量大学 信息工程学院, 浙江 杭州 310018)针对现有WIMAX标准中LDPC/Turbo双模译码器设计在精确计算时未充分考虑迭代次数的问题,提出了一种适用于LDPC和Turbo码的自适应迭代译码算法,可灵活应用于由FPGA技术实现的双模译码器.该算法通过跟踪中间消息计算错误概率,根据多条件判定精确计算迭代次数,从而实现译码算法与错误概率变化特征的自适应性

    浙江大学学报(理学版) 2016年5期2016-09-16

  • 基于FPGA的RS(255,239)译码器的设计与实现
    55,239)译码器的设计与实现胡雪川1,2,刘会杰1(1.上海微小卫星工程中心 上海201210;2.上海科技大学 信息学院,上海200031)为了解决在RS译码中存在的译码过程复杂、译码速度慢和专用译码器价格高等问题,以RS(255,239)码为例,采用了基于改进的无求逆运算的 Berlekamp-Massey(BM)迭代算法。结合FPGA平台,利用Xilinx ISE软件和Verilog硬件描述语言,对译码器中各个子模块进行了设计和仿真。整个译码器

    电子设计工程 2016年1期2016-09-08

  • 一种自动饮料机的设计与实现
    能,采用3-8译码器实现饮料选择指示灯的状态变化,运用四路选择器实现加糖或不加糖的自动判断,并将结果输出至糖输出电路,实现自动加糖或不加糖的功能。该自动饮料机可供使用者根据喜好选择相应的饮料,并选择加糖与否,选择情况及饮料输出情况由指示灯状态显示,设计原理简单实用贴近生活。关键词数字电路; 计数器; 选择器; 译码器Class NumberTP3911引言以二进制逻辑代数为数学基础的数字电路是电子电路中重要的一种,由于具有稳定性好,可靠性高,信息可长期储存

    计算机与数字工程 2016年6期2016-07-02

  • 译码器竞争冒险及其处理的仿真分析
    435002)译码器竞争冒险及其处理的仿真分析司佑全,张学文(湖北师范学院 物理与电子科学学院,湖北 黄石435002)摘要:文献中一般是针对SSI小规模组合电路竞争冒险进行分析,然而,实际上中规模组合电路也常出现竞争冒险现象. 以74LS138组成函数发生器为例, 利用卡诺图和Multisim仿真软件来进行分析,并且给出消除译码器竞争冒险的方法.关键词:译码器;竞争冒险;虚拟仿真中图分类号:TP302.2文献标识码:A文章编号:1009-2714(201

    湖北师范大学学报(自然科学版) 2015年4期2016-01-28

  • 动态自适应低密度奇偶校验码译码器的FPGA实现
    密度奇偶校验码译码器的FPGA实现兰亚柱①②杨海钢*①林 郁①①(中国科学院电子学研究所可编程芯片与系统研究室 北京 100190)②(中国科学院大学 北京 100049)在复杂深空通信环境中,自适应能力的强弱对低密度奇偶校验(LDPC)码译码器能否保持长期稳定工作具有重要影响。该文通过对DVB-S2标准LDPC码译码器各功能模块的IP化设计,将动态自适应理论参数化映射到各功能模块中,实现动态自适应LDPC码译码器的设计。基于Stratix IV系列FPG

    电子与信息学报 2015年8期2015-10-31

  • 低复杂度的连续相位调制与LDPC联合迭代译码算法*
    可靠度作为内外译码器之间的迭代信息。仿真结果表明,新的联合迭代译码算法的性能与概率域下的算法几乎没有差异,在总迭代次数相同的情况下,采用低复杂度联合迭代的性能相比于未采用联合迭代的性能有约0.75 dB的增益。低密度奇偶校验码;连续相位调制;可靠度信息;联合迭代译码1 引 言随着无线通信技术的快速发展,日益增长的通信业务需求与频谱资源之间的矛盾逐渐显现。为了解决这一问题,通常采用连续相位调制(Continuous -Phase Modulation,CPM

    电讯技术 2015年12期2015-06-28

  • 译码器扩展及仿真实现
    要:为了提高译码器的应用范围,采用级联方式可以对译码器进行灵活的位扩展,并以LabVIEW软件为主要开发工具,对译码器功能进行仿真,可以方便的进行虚拟设计、扩展及验证,大大提高了设计效率、降低成本、并为教学及实验提供了一种新的思路和方法。关键词:译码器;级联扩展;LabVIEW;仿真中图分类号:TP39-9 文献标识码:AAbstract:In order to improve the application range of the decoder,a

    软件工程 2015年8期2015-05-30

  • BOOMBOX 爆炸机在山地勘探中的应用
    步是靠专用编、译码器及无线电台传递信号完成的。目前常用的编译码器是BOOMBOX 编、译码器,在南方植被茂密、地形复杂的山区施工时,BOOMBOX 编译码器之间的信号经常受到干扰导致放不响炮;仪器收不到验证TB 信号造成废炮;仪器车难以找到既符合安全规定、又可以很好接收到信号的停点,导致仪器频繁搬家进而影响整个项目的生产进度及生产效率。通过对BOOMBOX 爆炸机的使用方法进行研究后,针对南方山区勘探施工中出现的TB 信号不回、电台覆盖范围小等问题,提出了

    石油管材与仪器 2014年5期2014-12-24

  • 基于FPGA的Turbo码编译码器在深空通信中的应用
    Turbo码编译码器在深空通信中的应用分析。1 FPGA的Turbo码编译码器在深空通信中的应用硬件设计由于Turbo码在低信噪比下拥有优于其他方法的与Shannon限相似的性能,故在很短的时间内就引起了相关研究者们的关注,并有助于进行理论研究,其他方面也逐渐步入实际应用。1.1 Turbo译码器总体结构的实现具有高效和高可靠性特点的深空通信系统是进行流畅的通信业务的重要保障。其中信息传输过程中的误码率的大小直接影响到深空通信的质量。采用信道编码是消除或降

    电子测试 2014年5期2014-11-15

  • 流水线式LDPC译码器的FPGA设计与仿真
    。针对LDPC译码器提出一种新的设计思路,将流水线思想从译码算法本身扩展到译码器的整体设计中,设计出可以多帧并行且结构简单的译码器,最后从吞吐量和资源消耗两方面进行仿真验证。关键词: LDPC; 译码器; 流水线; FPGA中图分类号: TN91?34 文献标识码: A 文章编号: 1004?373X(2014)21?0015?04Design and simulation of pipeline style LDPC decoder based on F

    现代电子技术 2014年21期2014-11-07

  • HINOC2.0系统中高速LDPC译码器结构设计
    0,LDPC码译码器的延时不能超过100 μs;3)信息吞吐量达到1 Gbit/s。在这些基本要求中,超高的吞吐量和很低的误码平层是技术难点。根据经验,对于一般的非规则码,要达到1E-12的误码平层是不可能的,而规则码则具有很低的误码平层,但其误码瀑布曲线比较平缓,因此可以适当减小不规则性来达到较低的误码平层和较陡峭的误码瀑布曲线,即选取准循环LDPC码(QC-LDPC)[5]。其次,首先应达到吞吐量1 Gbit/s的要求,在此基础上即可计算出译码器的延时

    电视技术 2014年17期2014-09-18

  • 硬件可实现的LDPC译码算法研究
    适合在LDPC译码器的硬件实现中推广。关键词: LDPC码; 译码算法; 归一化最小和算法; 译码器中图分类号: TN911?34 文献标识码: A 文章编号: 1004?373X(2014)17?0005?04Abstract: LDPC code possesses excellent capability of error correction, and has been intended to be the preferred codeword o

    现代电子技术 2014年17期2014-09-17

  • Turbo译码器低功耗设计
    5)Turbo译码器低功耗设计刘畅(重庆邮电大学移动通信技术重点实验室,重庆 400065)Turbo译码器由于其接近香农极限的优异性能而被现代通信系统所广泛使用。在实际的硬件设计中,考虑到功耗和译码延迟的存在,本文基于TD-SCDMA系统的Turbo译码器,对迭代译码性能进行了仿真,并对通过CRC校验进行找停的机制进行了仿真,对整个TD-SCDMA系统有很大的应用价值。TD-SCDMA;Turbo码;迭代译码;数字信号处理上世纪90年代ICC会议上提出了

    创新科技 2014年6期2014-07-27

  • 新型3D⁃Turbo码原理分析与性能研究
    的选择能够平衡译码器的收敛性能和错误平台性能.收敛性表征了译码性能从高误码率到低误码率变化的快慢.抽取校验比特的译码涉及到主译码器和预译码器之间的外信息传递,因此会出现错误传递现象.在低信噪比下校验比特出现错误的概率更大,所以错误传递在低信噪比下尤其突出.进一步反映在译码性能上时,就是在低信噪比的情况下,3D⁃Turbo码的收敛性能降低.因此,选择较大的λ值,可以获得更低的错误平台性能,但是译码器的收敛性却会降低.反之,选择较小的λ值,译码的收敛性能有所改

    哈尔滨工业大学学报 2014年11期2014-06-24

  • Turbo乘积码译码器的并行实现方法*
    urbo乘积码译码器的并行实现方法*陆连伟,冯占斌(广州海格通信集团股份有限公司,广东广州510663)本文介绍了Turbo乘积码(TPC)的串行和并行译码器结构,提供了一种TPC译码器的并行实现方法,该方法对译码器乘积码的P(P≥8)行或列进行并行译码,在性能不下降的情况下,显著提高了译码器的吞吐量。与此同时,文中对传统的分量译码器算法——CHASE算法进行了改进,改进后的译码器缩短了译码周期,从而进一步提高了吞吐量。本文设计的译码器结构适用于多子码的T

    通信技术 2014年12期2014-02-09

  • Turbo码嵌入比特交织编码调制系统的一种新的迭代时序方案
    ,把两个RSC译码器看成一单个部件,检测器只从第二个RSC译码器中获得先验信息,产生新的输出传递给第一个RSC译码器。这种方案计算复杂度低,但是获得的误码率性能比较差。在传统的迭代方案中,任何一个部件都要从其它两个部件中获取先验信息来产生新的软信息。这种方案虽然获得了较好的误码率性能,但有较高的计算复杂度。本文提出在接收端各组件之间一种新的迭代方案,就是两个RSC译码器之间内部迭代和两个RSC译码器整体跟检测器外部迭代同时进行。跟前两个方案相比,提出的方案

    中国传媒大学学报(自然科学版) 2013年2期2013-11-03

  • 多用户数传下RS+CC级联码应用
    ,RS+CC编译码器不能像分组码那样直接复用,通常需要进行并行编译码。随用户数增多,硬件规模将变得十分庞大,以至于难以在星载交换机上实现。文中经过比较分析,基于TDMA体制提出通过设计用户帧结构,使得卷积编码器在一定输出一定长度数据流后迫零,消除卷积码编码器的记忆,从而在发射端、接收端只需分别使用一个RS+CC级联码高速编码器、高速译码器就能处理多路低速数据流。第二节分别对传统实现方法和该文提出的实现方法进行了硬件规模、存储空间资源需求进行了分析;第三节针

    通信技术 2013年6期2013-10-27

  • 基于FPGA的HDB3译码器设计与仿真
    GA的HDB3译码器设计与仿真佘新平,许鹏甲,梁 浩 (长江大学电子信息学院,湖北 荆州 434023)HDB3码(三阶高密度双极性码)是基带传输码型之一,其具有编码规则简单、无直流分量、低频分量少、连0数不超过3个、提取同步方便等优点,有利于信号的恢复和检验。在石油井下信号的传输过程中,使用基于FPGA的HDB3编译码方式有利于改善传统方法所采用的曼彻斯特编码方式带来的地面解码电路复杂的问题。提出了HDB3码的译码思想,并利用FPGA软件仿真实现了HDB

    长江大学学报(自科版) 2013年7期2013-10-27

  • BOOM BOX译码器常见故障的快速排除
    OOM BOX译码器[1]作为新一代数字型的遥爆系统,其应用越来越广泛,已经基本替代了传统的遥爆系统。江苏物探处自2006年以来先后购买了100余套BOOM BOX译码器。该译码器功能齐全,同步精度高,轻便灵活,适用范围广等优点[2]。但在使用中该系统出现了一些问题,我们针对其中常见故障进行了分析,总结出一套常见故障的快速排除方法,供大家参考。1 BOOM BOX译码器开机不保持1.1 故障现象当按下译码器ARM键时译码器有显示,松开ARM键后译码器无显示

    石油管材与仪器 2013年1期2013-05-31

  • 低复杂度串行级联LDGM码构造方案
    码器的输出和内译码器的输出看作二进制删除信道(Binary Erasure Channel,BEC),因此将该信道的先验信息输入外译码器,可以进一步降低错误信息.通过计算机仿真,验证了不同仿真参数下的性能差异,找到了提出方案近优的内外码速率组合和近优的内外码码重.仿真结果表明,本文提出的算法不仅具有较低的复杂度,同时有效的降低了LDGM码错误平层.1 LDGM码编码构造在本节中,分析了LDGM码基本原理,提出了具有低复杂度的稀疏矩阵构造算法,该算法对于本文

    哈尔滨工业大学学报 2013年5期2013-03-28

  • 开关度分布:一种改进的LT 数字喷泉编码度分布
    码数据包序列。译码器采用置信传播译码算法[2-3]进行 LT译码。译码过程是从度为1(d=1)的编码数据包开始的,由其可直接得到源数据包,然后将它从其他与它相关联的编码数据包中移除(进行XOR运算)。移除后这些编码数据包的度减1。重复这一过程,直到译出所有的源数据包或没有度为1的编码数据包。可见,低度的编码数据包在译码过程中起到很重要的作用,度为1和其他低度的编码数据包的数量决定了译码过程是否能开始并持续下去,是能否成功译码的关键。采用数字喷泉码进行传输,

    重庆邮电大学学报(自然科学版) 2012年1期2012-06-06

  • (2,1,7)卷积码编译码器的FPGA实现
    Viterbi译码器,并对设计的译码器进行纠错能力测试,测试结果表明,该译码器纠错性能良好。1 编码器的设计(2,1,7)卷积码编码器的 k0=1, n0=2, N =7。码生成多项式为: G0= ( 171)8, G1=(133)8。设输入为1 1 0 1 0 0 1 0 0 1 0 0 0,编码后的输出为11 01 01 11 01 10 10 01 10 11 10 10 00 00 01 11 00。用Verilog语言设计编码器模块,并编写仿真测

    通信技术 2011年1期2011-09-13

  • 影响CTB传输稳定性的因素探讨
    指标,文章从编译码器的原理入手分析了CTB在野外生产中的重要作用以及为什么经常会出现CTB丢失的现象,并针对各种原因提出相应的解决方案。实际应用过程中效果良好,大大降低了野外费炮率,提高了生产效率,保证了生产质量。CTB;编码器;译码器;同步码0 引 言CTB即我们所说的验证TB,是地震生产中不可缺少的技术指标之一,在行业标准中明文规定,无验证TB的原始地震记录资料一律为废品,验证TB大于钟TB 2ms地震记录资料一律为废品。验证TB和CTB丢失而造成废炮

    石油管材与仪器 2010年6期2010-11-04

  • SHOTPRO系列遥爆系统的使用技巧
    件调整,集编、译码器为一身等特点,主要技术性能比传统的模拟遥爆系统有了很大地改进,该设备是目前地震队广泛使用的遥爆系统之一[1、2]。在使用过程中,我们总结了一些使用技巧,解决了野外生产中遇到的问题,提高了生产效率,减少了野外生产的废炮率,提高了地震采集资料的质量。1 参数设置中的技巧1.1 基本参数的设置不论是SHOTPRO,还是SHOTPRO的改进型的SHOTPROⅡ,在使用中首先要把编、译器的箱体号、队号、启动码及电台频道设置一致。其次,使用SHOT

    石油管材与仪器 2010年5期2010-02-06

  • 基于硬件可编程思想的数字电路教学
    :可编程器件;译码器;数字电路;教学中图分类号: G642文献标识码:A引言数字电路是计算机专业电子技术方面入门性质的基础课程,其任务是使学生获得数字电子技术方面的基础理论、基本知识和基本技能。通常,数字电路课程的教学是由理论教学、课程实验、课程设计等教学环节构成的。可编程逻辑器件PLD(Programmable Logic Device)是一种数字电路,它可以由用户来进行编程和配置,利用它可以解决不同的逻辑设计问题。随着数字集成电路的不断更新和换代,特别

    计算机教育 2009年13期2009-08-31